首页  软件  游戏  图书  电影  电视剧

请输入您要查询的图书:

 

图书 高速CMOS电路设计(Logical Effort方法英文版)/图灵原版电子与电气工程系列
内容
编辑推荐

为了满足速度需求,集成电路设计师常常要痛苦地在无数选择中反复调整自己的设计,费时费力。两位计算机科学大师针对这一问题提出了一种简单而普遍有效的方法:Logical Effort。本书就是他们对这一方法全面而生动的阐述。

通过本书,你不仅能够迅速地理解和掌握Logical Effort方法,大大提高自己的工作效率,而且还能从大师著作的字里行间领悟到更多思想精髓。

内容推荐

本书讲述如何获得高速CMOS电路,这正是高速集成电路设计师们渴望获得的技术。在设计中,我们往往面对无数的选择,本书将告诉我们如何将这些选择变得更容易和更有技巧。本书提供了一个简单而普遍有效的方法,用于估计拓扑、电容等因素造成的延迟。

本书实用性强,适合集成电路设计师以及相关专业的师生。

目录

1 The Method of Logical Effort

 1.1 Introduction 

 1.2 Delay in a Logic Gate 

 1.3 Multistage Logic Networks 

 1.4 Choosing the Best Number of Stages 

 1.5 Summary of the Method 

 1.6 A Look Ahead 

 1.7 Exercises 

 

2 Design Examples

 2.1 The AND Function of Eight Inputs 

 2.2 Decoder 

 2.3 Synchronous Arbitration 

 2.4 Summary 

 2.5 Exercises 

 

3 Deriving the Method of Logical Effort

 3.1 Model of a Logic Gate 

 3.2 Delay in a Logic Gate 

 3.3 Minimizing Delay along a Path 

 3.4 Choosing the Length of a Path 

 3.5 Using the Wrong Number of Stages 

 3.6 Using the Wrong Gate Size 

 3.7 Summary 

 3.8 Exercises 

 

4 Calculating the Logical Effort of Gates

 4.1 Definitions of Logical Effort 

 4.2 Grouping Input Signals 

 4.3 Calculating Logical Effort 

 4,4 Asymmetric Logic Gates 

 4.5 Catalog of Logic Gates 

 4.6 Estimating Parasitic Delay 

 4.7 Properties of Logical Effort 

 4.8 Exercises 

 

5 Calibrating the Model

 5.1 Calibration Technique 

 5.2 Designing Test Circuits 

 5.3 Other Characterization Methods 

 5.4 Calibrating Special Circuit Families 

 5.5 Summary 

 5.6 Exercises 

 

6 Asymmetric Logic Gates

 6.1 Designing Asymmetric Logic Gates 

 6.2 Applications of Asymmetric Logic Gates 

 6.3 Summary 

 6.4 Exercises 

 

7 Unequal Rising and Falling Delays

 7.1 Analyzing Delays

 7.2 Case Analysis

 7.3 Optimizing CMOS P/N Ratios 

 7.4 Summary 

 7.5 Exercises 

 

8 Circuit Families

 8.1 Pseudo-NMOS Circuits 

 8.2 Domino Circuits

 8.3 Transmission Gates

 8.4 Summary 

 8.5 Exercises 

 

9 Forks of Amplifiers

 9.1 The Fork Circuit Form 

 9.2 How Many Stages Should a Fork Use? 

 9.3 Summary 

 9.4 Exercises 

 

10 Branches and Interconnect

 10.1 Circuits That Branch at a Single Input 

 10.2 Branches after Logic 

 10.3 Circuits That Branch and Recombine

 10.4 Interconnect 

 10.5 A Design Approach 

 10.6 Exercises 

 

11 Wide Structures

 11.1 An n-input AND Structure 

 11.2 An n-input Muller C-element 

 11.3 Decoders 

 11.4 Multiplexers

 11.5 Summary 

 11.6 Exercises

 

12 Conclusions

 12.1 The Theory of Logical Effort 

 12.2 Insights from Logical Effort 

 12.3 A Design Procedure

 12.4 Other Approaches to Path Design

 12.5 Shortcomings of Logical Effort 

 12.6 Parting Words

 

Cast of Characters

Reference Process Parameters

Solutions to Selected Exercises

BIBLIOGRAPHY

INDEX

标签
缩略图
书名 高速CMOS电路设计(Logical Effort方法英文版)/图灵原版电子与电气工程系列
副书名
原作名
作者 (美)萨瑟兰德//斯普劳尔//哈里斯
译者
编者
绘者
出版社 人民邮电出版社
商品编码(ISBN) 9787115195982
开本 16开
页数 239
版次 1
装订 平装
字数 256
出版时间 2009-03-01
首版时间 2009-03-01
印刷时间 2009-03-01
正文语种
读者对象 青年(14-20岁),普通成人
适用范围
发行范围 公开发行
发行模式 实体书
首发网站
连载网址
图书大类 科学技术-工业科技-电子通讯
图书小类
重量 0.45
CIP核字
中图分类号 TN432.02
丛书名
印张 16
印次 1
出版地 北京
260
185
13
整理
媒质 图书
用纸 普通纸
是否注音
影印版本 原版
出版商国别 CN
是否套装 单册
著作权合同登记号 图字01-2008-5823号
版权提供者 Elsevier(Singapore)Pte Ltd.
定价
印数 2000
出品方
作品荣誉
主角
配角
其他角色
一句话简介
立意
作品视角
所属系列
文章进度
内容简介
作者简介
目录
文摘
安全警示 适度休息有益身心健康,请勿长期沉迷于阅读小说。
随便看

 

兰台网图书档案馆全面收录古今中外各种图书,详细介绍图书的基本信息及目录、摘要等图书资料。

 

Copyright © 2004-2025 xlantai.com All Rights Reserved
更新时间:2025/5/7 0:43:17